Camerasor gegevenstransmissie--DVP, SPI EN MIPI

April 20, 2022

Laatste bedrijfsnieuws over Camerasor gegevenstransmissie--DVP, SPI EN MIPI

Camerasor gegevenstransmissie--DVP, SPI EN MIPI

(1) parallelle gegevenstransmissie DVP

laatste bedrijfsnieuws over Camerasor gegevenstransmissie--DVP, SPI EN MIPI  0

Controledeel: PWDN (vermogenssturing), RST (het terugstellen), MCLK is de belangrijkste die klok door BB wordt verstrekt,
I2C bus (I2C_CLK, I2C_SDA, het register van de controlesensor)
Voedingdeel (bidirectionele voeding): AVDD (2.7~3.0V), IOVDD (1.7~3.0V)
DVP-outputdeel: Vsync (het signaal van de kadersynchronisatie), Hsync (het signaal van de lijnsynchronisatie), PCLK (pixelklok), de lijn (beetje met 8 bits of 10) van gegevensgegevens – de oorspronkelijke RGB overgebrachte gegevens

laatste bedrijfsnieuws over Camerasor gegevenstransmissie--DVP, SPI EN MIPI  1

Vsync (het signaal van de kadersynchronisatie) de timingsdiagram en van Hsync (horizontale synchronisatiesignaal)
In het cijfer: de identificatie van de kaderkopbal, de identificatie van het kadereind (door de toenemende en dalende randen van vsync wordt geproduceerd die respectievelijk)
Lijn hoofddieidentificatie, de identificatie van het lijneind (door de toenemende en dalende randen van hsync wordt geproduceerd respectievelijk)

PCLK: is het de kloksignaal van de pixelsynchronisatie, beantwoordt elke PCLK aan een pixel;
VSYNC: is het verticale synchronisatiesignaal. Nemend het actieve hoge niveau als voorbeeld, wordt VSYNC geplaatst hoog tot het getrokken laag is, en al output van beeldgegevens door deze sectie vormt een kader;
HSYNC: is het signaal van de lijnsynchronisatie. Vertel de ontvanger: alle die signaaloutput door de ontvanger tijdens de geldige periode van „HSYNC wordt ontvangen“ behoort tot dezelfde lijn;
De parallelle poort brengt CMOS niveausignalen over. De sensor die slechts de parallelle poort DVP steunt behoort tot low-end en de oude producten. De nieuwe sensoren steunen over het algemeen sneller SPI of MIPI-transmissie.

(2) parallelle gegevenstransmissie SPl

laatste bedrijfsnieuws over Camerasor gegevenstransmissie--DVP, SPI EN MIPI  2

De pakketwijze met kaderkopbal heeft 1bit, 2bit, 4bit die formaat ontvangen:
1bit
Data0 7 6 5 4 3 2 1 0
2bit
Data0 7 5 3 1
Data1 6 4 2 0
4bit
Data0 7 3
Data1 6 2
Data2 5 1
Data3 4 0
De samenstelling van een kader van gegevenspakket:

laatste bedrijfsnieuws over Camerasor gegevenstransmissie--DVP, SPI EN MIPI  3

(3) periodieke gegevenstransmissie MIPI

MIPI is een open norm voor mobiele die toepassingsbewerkers door MIPI Alliance in werking wordt gesteld, en protocol mipi-CSI-2 is een sub-protocol van het protocol van MIPI Alliance, dat speciaal voor de interface van de cameraspaander wordt ontworpen. wegens zijn hoge snelheid en lage machtsconsumptie, Brede waaier van toepassingen, Ti, Samsung, Qualcomm en andere platforms zijn uitgerust met MIPI-interface

laatste bedrijfsnieuws over Camerasor gegevenstransmissie--DVP, SPI EN MIPI  4

De timingsdiagram van de gegevenstransmissie:

laatste bedrijfsnieuws over Camerasor gegevenstransmissie--DVP, SPI EN MIPI  5

De samenstelling van een kader van gegevenspakket:

laatste bedrijfsnieuws over Camerasor gegevenstransmissie--DVP, SPI EN MIPI  6